Riverlane在基于硬件解码器的量子纠错技术方面取得重要突破
量子计算纠错技术公司Riverlane近日在《自然·电子学》杂志上发表了一篇有关量子纠错(QEC)的最新研究论文,这篇论文介绍了该公司使用其解码器芯片在量子计算中首次全硬件实现的结果,该芯片是世界首款在ASIC和FPGA硬件上实现的专用“QEC芯片”。该团队演示了利用这种解码器以非常低的功耗和较小的物理占用空间高效地解码多达1057个量子比特。
量子计算纠错技术公司Riverlane近日在《自然·电子学》杂志上发表了一篇有关量子纠错(QEC)的最新研究论文,这篇论文介绍了该公司使用其解码器芯片在量子计算中首次全硬件实现的结果,该芯片是世界首款在ASIC和FPGA硬件上实现的专用“QEC芯片”。该团队演示了利用这种解码器以非常低的功耗和较小的物理占用空间高效地解码多达1057个量子比特。