东芝提出码距为3的9量子比特表面码方案 无需测量并成功编码逻辑零态
东芝公司的研究人员最近提出了一种码距为3的9量子比特表面码编码方案,该方法不需要测量操作,并且适用于一维量子比特阵列。他们的实验结果表明,通过动态解耦技术可以抑制固有残余相互作用引起的快速退相抑制,并成功实现了利用表面码编码逻辑零态。此外,他们还研究了如何将这种方法进行扩展,通过表面码与自身进行拼接,可在进行适当错误检测的情况下实现码距为9的81量子比特的容错编码。
东芝公司的研究人员最近提出了一种码距为3的9量子比特表面码编码方案,该方法不需要测量操作,并且适用于一维量子比特阵列。他们的实验结果表明,通过动态解耦技术可以抑制固有残余相互作用引起的快速退相抑制,并成功实现了利用表面码编码逻辑零态。此外,他们还研究了如何将这种方法进行扩展,通过表面码与自身进行拼接,可在进行适当错误检测的情况下实现码距为9的81量子比特的容错编码。